Zilog Z80180 Uživatelský manuál Strana 102

  • Stažení
  • Přidat do mých příruček
  • Tisk
  • Strana
    / 326
  • Tabulka s obsahem
  • KNIHY
  • Hodnocené. / 5. Na základě hodnocení zákazníků
Zobrazit stránku 101
Z8018x
Family MPU User Manual
UM005003-0703
87
Refresh cycles may be programmed to be either two or three clock cycles
in duration by programming the REFW (Refresh Wait) bit in the Refresh
Control Register (RCR). The external WAIT
input and the internal Wait
State generator are not effective during refresh.
Figure 44 depicts the timing of a refresh cycle with a refresh wait (TRW)
cycle.
Figure 44. Refresh Cycle Timing Diagram
NOTE: * If three refresh cycles are specified, TRW is inserted.
Otherwise, TRW is not inserted
MC: Machine Cycle
MCi Refresh cycle MCi+1
TR1 TRW* TR2
Refresh signal
(Internal signal)
Refresh address
A0 — A7
MREQ
RFSH
Zobrazit stránku 101
1 2 ... 97 98 99 100 101 102 103 104 105 106 107 ... 325 326

Komentáře k této Příručce

Žádné komentáře