Zilog Z08470 Uživatelský manuál Strana 61

  • Stažení
  • Přidat do mých příruček
  • Tisk
  • Strana
    / 330
  • Tabulka s obsahem
  • KNIHY
  • Hodnocené. / 5. Na základě hodnocení zákazníků
Zobrazit stránku 60
UM008101-0601 Direct Memory Access
DMA FUNCTIONAL DESCRIPTION
Features
Single Highly Versatile Channel
Dual Port Address Generation with Incrementing, Decrementing, or
Fixed Address in Both Ports
Buffered Address and Block-Length Registers
64 Kbyte Maximum Block Length
2.4 or 4 MHz Clock Rates (Z80 or Z80A DMA)
1.25 or 2 MB/s Data Rate (Z80 or Z80A DMA)
Transfer, Search, or Transfer/Search Operations
Bit-Maskable Byte Searching
Sequential (Flow-Through) or Simultaneous (Flyby) Transfers
Compatible with Z80 and Many Other CPUs
Byte, Burst, and Continuous Modes
Auto Restart Capability
Variable Cycle Timing
Wait-Line Cycle Extension
Internally Modifiable Interrupt Vectors
Programmable Interrupts on Ready, End-of-Block, Byte Match
Hardware Priority Daisy-Chains for Bus Requests and Interrupts
Periodic Pulse Generation for External Device
21 Writeable Control Registers
Seven Readable Status Registers
Zobrazit stránku 60
1 2 ... 56 57 58 59 60 61 62 63 64 65 66 ... 329 330

Komentáře k této Příručce

Žádné komentáře